串行|高速串行相關文章

來源:一博科技 時間:2016-7-25 類別:技術文章

文章

神奇的測試點

金貴的時鐘

算一算你就知道(二) -高速設計的邊界條件,傳輸線理論中的“長線”

串行系列-SERDES概述

串行系列-簡單的串行

串行系列-串行與損耗

串行系列-損耗戰爭

串行系列-FIR與預加重

串行系列-均衡技術

串行系列-沒有盡頭的戰役

串行總線--差分線(差分互連)基本原理及優缺點

串行總線---差分互連(差分線)之共模、奇模、偶模

串行總線---差分互連之模態轉換

高速串行簡史(一):信號、接口、協議及總線

并行與串行的區別及并行通信的系統同步方式

并行通信源同步方式介紹

高速串行自同步方式介紹及原理

均衡器CTLE的原理、特點及作用

FFE均衡技術的原理、作用及特點

直觀信號眼圖,衰減心中有數

S參數的應用|從S參數看通道阻抗匹配 | 理解插入損耗

S參數應用 | 看通道串擾 | 計算通道的傳輸延時

連接器過孔stub對信號的影響

當連接器pin stub≥過孔stub,過孔stub是否還需要背鉆?

連接器過孔之性能提升終極篇

高速先生帶你看協議之10Gbps標準組織

IEEE802.3標準之PHY——初相識

PHY——內部接口協議

PHY——與PHY之間的接口協議

PRBS碼是什么?PRBS生成原理介紹

高速信號編碼之8B/10B

高速信號編碼之64B/66B

高速串行協議之10GBASE-KR

高速串行協議之SFP+

高速串行協議之CEI-28G-VSR

高速串行協議之CEI-25G-LR

高速串行協議之100GBASE-KR4

S參數與信號協議

S參數的損耗曲線到底怎么來的?

從S參數能得到傳輸線阻抗嗎?

S參數哪個頻段最影響TDR阻抗

S參數-看差分鏈路回損/插損 看不同模態傳輸曲線

傳輸線的分布模型到底是啥

DDR設計需要背鉆嗎

芯片驅動越強越好嗎?

DDR仿真到底需要提取到多少頻率


講義

高速串行總線無源通道建模及校準
建立新的高速總線設計規則
高速串行總線簡介
高高速串行總線的設計和仿真詳解




上一篇:Cadence等長相關文章下一篇:時序相關文章

文章標簽

案例分享 Cadence等長差分層疊設計串擾 串行 DDR | DDR3DFM 電阻電源Fly ByEMC反射高速板材 HDIIPC-D-356APCB設計誤區PCB設計技巧 SERDES與CDR S參數 時序射頻 拓撲和端接 微帶線 信號傳輸 Allegro 17.2 小工具 阻抗


線路板生產

熱門文章

典型案例


11选5开奖结果查询 真人街机捕鱼无限金币 广州快乐十分现场开奖 jdb财神捕鱼有赢家吗 小农场经营靠什么赚钱 恒发彩票苹果 30选5开奖结果查询 开车 带人 赚钱 旅游 经营农场赚钱3下载 福彩3d走势图综合版百度 篮彩攻略 天天电玩捕鱼游戏下载 有车怎么才能赚钱 棋牌游戏客户端下载 山东群英会任5最大遗漏 gta5股市赚钱 必赢国际首页